Sep 102016

 
Circuito TTL 7472

Circuito TTL 7472

El circuito integrado 7472 integra 1 biestables J-K maestro-esclavo con puesta a cero y puesta a uno asíncrona.

Cada una de las entradas J y K están compuestas por puertas AND de tres entradas (J = J1 * J2 * J3 Y K = K1 * K2 * K3), esta característica puede usarse para simplificar funciones. Es bastante usado para hacer contadores y divisores de frecuencia.

Una de las combinaciones mas interesantes es la de J=K=CLK=1 hace que nos cambie el estado de la salida Q y su negada, manteniendo j=K=1 cada vez que reciba por CLK un nivel positivo nos cambiara el estado del biestable.

La alimentación de este circuito es de 5V y se realiza por GND pin 7 y Vcc pin 14.

Si queremos un circuito que integre 2 biestables en el mismo encapsulado, podemos recurrir al 7473, que no tiene pin de puesta a uno en los biestables, o al 7476 que si tiene.

 

Tabla de la verdad del 7472
INPUTOUTPUT
SETCLRCLKJKQQ
LLXXXHL
HLXXXLH
LLXXXESTADO INESTABLEESTADO INESTABLE
HHnivelpositivoLLESTADO ANTERIORESTADO ANTERIOR
HHnivelpositivoHLHL
HHnivelpositivoLHLH
HHnivelpositivoHHCAMBIA ESTADOCAMBIA ESTADO

 

El circuito integrado 7472 integra 1 biestables J-K con puesta a cero y puesta a uno.

La descripción de los pins:

  • SET Pin de puesta a uno asíncrona.
  • CLR Pin de puesta a cero asíncrona.
  • CLK Entrada de reloj.
  • J1, J2, J3 Entradas del biestable.
  • K1, K2, K3 Entradas del biestable.
  • Q Salida sin inversión.
  • Q Salida con inversión.

 



Sep 082016

 
Circuito TTL 7473

Circuito TTL 7473

El circuito integrado 7473 integra 2 biestables J-K con puesta a cero totalmente independientes. Es muy usado para hacer contadores y divisores de frecuencia.

Los estados que pueden dar un poco de confusión al operar con él, es el de J=K=0, y un nivel positivo en la entrada CLK hará que la salida Q y su negada tengan el mismo valor que antes de darle el nivel positivo.

El J=K=CLK=1 hace que nos cambie el estado de la salida Q y su negada, manteniendo j=K=1 cada vez que reciba por CLK un nivel positivo nos cambiara el estado del biestable.

La alimentación de este circuito es de 5V y se realiza por GND pin 11 y Vcc pin 4.

 

Tabla de la verdad del 7473
INPUTOUTPUT
CLRCLKJKQQ
LXXXLH
HnivelpositivoLLESTADO ANTERIORESTADO ANTERIOR
HnivelpositivoHLHL
HnivelpositivoLHLH
HnivelpositivoHHCAMBIA ESTADOCAMBIA ESTADO

 

El circuito integrado 7473 integra 2 biestables J-K con puesta a cero totalmente independientes.

La descripcion de los pins:

  • CLR Pin de puesta a cero asincrona.
  • CLK Entrada de reloj.
  • J Entrada del biestable.
  • K Entrada del biestable.
  • Q Salida sin inversión.
  • Q Salida con inversión.