Sep 162013

 
Divisor de frecuencia por 5

Divisor de frecuencia por 5

El circuito integrado 7490 ó 74LS90 es un contador binario de décadas, es decir su conteo va del 0 al 9, y para realizar el divisor de frecuencia por 5 es el que utilizaremos. Igual que el 7493 admite dos señales de CLK (CLK0 y CLK1), el que utilizaremos será el CLK1 que corresponde a los biestables que controlan las salidas Q1, Q2 y Q3.

El esquema es muy simple y en la imagen se observan todas las conexiones para montarlo si queremos hacer pruebas en el protoboard.

Si queremos montar un divisor de frecuencia por 2.



Sep 152013

 

Cuando se diseñan circuitos electrónicos la mayoría de veces necesitamos descomponer una señal de clock en otras múltiplo de ella (clk/2, clk/4, clk/8,..). En este esquema se puede ver como se conecta un 7493 ó 74LS93 para dividir la frecuencia de un clock entre dos, es decir, si tenemos 2 MHZ a la entrada por la salida obtendremos un 1 MHZ.

En el 7493 ó 74LS93 tenemos que saber que es un contador asíncrono binario y utiliza 4 biestables J-K agrupados en dos módulos, uno que tiene un biestable solo (salida Q0) y otro que tiene tres (salidas Q1, Q2 y Q3), con esta manera de estar configurado tenemos múltiples opciones cuando queramos hacer divisiones de frecuencia con números que no sean múltiplos solo.

Divisor de frecuencia por 2 utilizando el 7476

Divisor de frecuencia por 2 utilizando el 7476

Con uno de los Flip Flops J-K que contiene el circuito integrado 7476 también podemos dividir la frecuencia de entrada de manera asíncrona.

Hay que prestar atención cuando tengamos que montar estos circuitos ya que la alimentación no tienen el orden normal de los circuitos TTL, su orden es:

  • 7476 PIN 5 = +5V y PIN 13 GND
  • 7490 PIN 5 = +5V y PIN 10 GND.

Si queremos montar un divisor de frecuencia por 5 divisor de frecuencia por 10.



Mar 282013

 

Un contador asíncrono es el que sus flip flop son activados secuencialmente uno detrás de otro. Para diseñar un contador binario que contará del 000 al 111 necesitaríamos tres flip flop J-K colocados como en el esquema, salida sin negar a la entrada de CLK del siguiente.

Utilizando esta forma de conexión podemos ir ampliando el número de bits lo que queramos, una consideración que hay que tener en cuenta, es que hay un tiempo de propagación entre flip flop y si el contador contiene muchos tendremos que considerar si desde que damos el impulso de CLK al primero y recibimos el cambio de estado en el último nos puede afectar en el circuito que estemos construyendo. En aplicaciones que el CLK funcione a mas de 10MHZ no es aconsejable su uso.

Si montamos el circuito en un protoboard tenemos que tener cuidado con la alimentación del circuito 74LS76 ya que no se alimenta como el resto de su familia, el pin de +5V es el 5 y el de GND es el 13.

Contador asíncrono de 3 bits

Contador asíncrono de 3 bits

 

Cada impulso de reloj va incrementando y cambiando las salidas de los flip flop, en este cronograma de señales se puede ver como evolucionan las señales en el tiempo. El cambio de estado se produce en los flancos de bajada de la señal.

Si quisiéramos que el contador contara de manera descendente las entradas de CLK (Cp) las conectariamos a la salida Q negada.

Diagrama de tiempos de las señales del contador

Diagrama de tiempos de las señales del contador

En la familia TTL tenemos circuitos como el 7493 que ya tiene integrado en el mismo encapsulado cuatro biestables que forman un contador binario de 4 bits. También tenemos los contadores síncronos que pueden trabajar a mas velocidad y se basan en que la señal de reloj llega a todos los biestables a la vez.

Circuito 74LS76

Circuito 74LS76